EN

郑朝霞

副教授    硕士生导师

个人信息 更多+
  • 性别: 女
  • 在职信息: 在职
  • 所在单位: 集成电路学院
  • 学历: 研究生(博士)毕业
  • 学位: 工学博士学位

其他联系方式

邮编:

通讯/办公地址:

邮箱:

简介:

当前位置: 中文主页 - 简介:

 博士, 华中科技大学 集成电路学院 副教授硕士生导师。研究方向:算法与SoC芯片设计技术。具体包括:安全算法与SoC实现研究、语音-图像处理算法与AI芯片研究、数字信号滤波算法及滤波器技术、通信技术与SoC实现研究等。

教学成果:获得过华中科技大学教学竞赛一等奖,华中科技大学教学质量二等奖;指导本科生,参加全国大学生集成电路创新创业大赛,SoC或者数字电路设计赛道多次获国家二等奖; 指导学生, 参加“全国大学生嵌入式芯片与系统设计竞赛  芯片设计赛道 全国总决赛” 获得全国一等奖 ;企业大奖“西门子EDA杯” ;指导学生参加  第十九届“挑战杯”竞赛 “揭榜挂帅”专项赛决赛,获得特等奖&擂主;

承担项目情况:作为项目负责人或技术骨干,先后参加了国家“863”计划项目、湖北省重大科技攻关项目以及企业横向等十多项研发项目,并圆满完成。获已授权国家发明专利 20多项,在国内外重要学术期刊和学术会议上发表论文 10篇左右。承担了的相关项目,包括:

1)      作为项目负责人,主持项目 “可控震源电子控制系统数学模型建立与反馈控制算法的SoC实现”,基于FPGA MPSoC多处理器片上系统平台,研究非线性系统数学建模与控制算法、信号滤波处理算法,并基于平台软硬协同设计实现;

2)      作为项目负责人,主持项目“存储器MBIST优化算法与实现技术研究”与“存储器内建自测试系统电路研发”,面向板级和ASIC,研究存储器测试算法并流片成功;

3)      作为项目负责人,主持完成中科院下某公司芯片研发项目“XXX安全加密处理芯片研发”;该项目采用ARM Secure Core核的SoC芯片,内设多种加密算法加速引擎,多种对外通讯接口,内置大容量ROMSRAM以及flash存储器,流片成功,并量产推向市场。

4)      作为项目负责人,主持完成企业横向项目“可配置、多协议P2P数字基带处理器的关键技术研究”;

5)      作为项目负责人,主持完成湖北省重大科技攻关项目“可穿戴脉搏血氧监测集成芯片设计与关键技术研究”;

6)      作为项目负责人,主持完成国家青年自然科学基金项目“一种基于概率签名的逻辑栅栏硬件木马检测技术的研究”;

7)      作为项目副组长,完成国家863专题项目“低成本、低功耗、高安全性无线传感器网络节点芯片设计";

8)      作为项目副组长,完成国家863专题项目“基于数据传输触发的流计算体系结构研究与原型设计";